es:hardware:perifericos:pcw_9512_test_pcb_clon
Diferencias
Muestra las diferencias entre dos versiones de la página.
Ambos lados, revisión anteriorRevisión previa | Última revisiónAmbos lados, revisión siguiente | ||
es:hardware:perifericos:pcw_9512_test_pcb_clon [2016/02/28 18:49] – Añadido código VHDL habi | es:hardware:perifericos:pcw_9512_test_pcb_clon [2017/02/02 12:36] – Creación administrador | ||
---|---|---|---|
Línea 1: | Línea 1: | ||
===== CLON PCW 9512 Test PCB ===== | ===== CLON PCW 9512 Test PCB ===== | ||
- | Esta interfaz es un clón actual | + | Esta interfaz es una integración |
- | El diseño se basa en un CPLD para ahorrar componentes y permitir pruebas. | + | El diseño se basa en un CPLD (tanto de 5V como de 3.3V) para ahorrar componentes y permitir pruebas. Tiene la opción de elegir qué conjunto de ROMs usa, así como de invertirlas dentro de su conjunto (para lanzar las pruebas interacttivas). |
===== Imágenes ===== | ===== Imágenes ===== |
es/hardware/perifericos/pcw_9512_test_pcb_clon.txt · Última modificación: 2017/02/02 12:37 por administrador